跳到主要內容

臺灣博碩士論文加值系統

(216.73.216.23) 您好!臺灣時間:2025/10/26 07:29
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

: 
twitterline
研究生:王嗣伯
研究生(外文):Szu-po Wang
論文名稱:軟體無線電載波與符元時序回復技術之FPGA實現
論文名稱(外文):An FPGA Implementation of Carrier and Symbol-Timing Recovery Techniques for Software Radios
指導教授:曾敬翔曾敬翔引用關係
指導教授(外文):Ching-Hsiang Tseng
學位類別:碩士
校院名稱:國立臺灣海洋大學
系所名稱:電機工程學系
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2007
畢業學年度:95
語文別:中文
論文頁數:76
中文關鍵詞:軟體無線電載波頻率偏移符元時序同步載波回復多相濾波器組
外文關鍵詞:Software RadioCarrier Frequency OffsetSymbol-Timing SynchronizationCarrier RecoveryPolyphase Filter Banks
相關次數:
  • 被引用被引用:0
  • 點閱點閱:208
  • 評分評分:
  • 下載下載:26
  • 收藏至我的研究室書目清單書目收藏:0
在無線通訊系統中,使用軟體無線電概念所設計之接收機,除了能降低在硬體設計時所需要的成本,其全數位化的解調流程,更使得在設計實現上容易許多。我們採用數位正交解調技術來實現軟體無線電概念之接收機架構,此解調方式是將訊號以符合某種特定的取樣頻率來取樣,再將取樣後的訊號透過規律的運算來得到正確的解調結果。但在實際的通訊環境中,外來的干擾往往會造成訊號的改變,例如產生載波頻率偏移與符元時序偏移等,使得解調後的訊號產生錯誤。在本論文中,我們嘗試著使用帶緣濾波器以及多相濾波器組的結合,來解決多頻帶數位正交解調中,因載波頻率偏移與符元時序偏移所可能出現的問題,進而達成載波與符元時序的回復.我們將以FPGA來實現,並以電腦模擬來驗證其正確性。
第一章 緒論
第二章 多相濾波器
第三章 數位正交調變/解調技術
第四章 載波與符元時序回復技術
第五章 硬體模擬與硬體實現
第六章 結論
Simon Haykin, {Communication systems}. 4th, New York : Wiley, 2001.

A. V. Oppenheim, R. W. Schafer, and John R. Buck , {Discrete-Time Signal Processing. }2nd, New Jersey : Prentice Hall, 1999.

A. V. Oppenheim and R. W. Schafer, {Digital Signal Processing. }Englewood Cliffs, New Jersey : Prentice Hall, 1975.

Heinrich Meyr, Marc Moeneclaey and Stefan A Fechtel, {Digital Communication Receivers}. New York : Wiley, 1998.

Dennis M. Akos, Michael Stockmaster, James B. Y. Tsui,and Joe Caschera, \'' Direct bandpass sampling of multiple distinct RF signals.''{IEEE Trans. on communications}, vol. 47, no. 7, pp. 983-988, Jul. 1999.

Fredric J. Harris , {Multirate Signal Processing for Communication Systems }, Prentice Hall, 2004.

Jeffrcy H.Reed, {Software Radio}. Prentice Hall, 2002.

Jinguji, K. and Oguma, M. ,\ ``Optical half-band filters.''{Journal of Lightwave Technology}, vol. 18, no. 2, February 2000.

陳治名, \ ``軟體無線電DFT濾波器組疏導器之FPGA實現'',國立海洋大學電機工程學系碩士論文,2006.

\bibitem{Digital} 蔡泓政, \ ``以多相濾波器組為基礎之多頻帶數位正交解調器載波與符元時序回復技術'',國立海洋大學電機工程學系碩士論文,2006.

Rice, M. and harris, f.,``Polyphase Filter Banks for Symbol Synchronization in Sampled Data Receivers.''MILCOM-2002, Anaheim, CA, Octobel, 2002.

Changan Tsai, ``FPGA Design with Xilinx ISE Foundation.", National Chip Implementation Center, Training Manual, Jan
2005.

Kah-Howe Tan, Wen Fung Leong, Sameer Kadam, M. A. Soderstrand and Louis G. Johnson, ``Public-Domain MATLAB Program to Generate Highly Optimized VHDL for FPGA Implementation.", {IEEE International Symposium on Volume 4}, 6-9 May 2001 Page 514-517 Vol. 4.

K. C. HO, Y. T. Chan, and R. Inkol,\ ``A Digital Quadrature Demodulation System.''{IEEE Trans. on Aerospace and Electronic systems}, vol. 32, no. 4, pp. 1218-1227, October . 1996.
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top