跳到主要內容

臺灣博碩士論文加值系統

(216.73.216.103) 您好!臺灣時間:2026/01/16 09:52
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:楊明德
研究生(外文):YANG, MING-DE
論文名稱:大型邏輯電路設計圖之自動辨識系統
論文名稱(外文):Automatic understanding system for large scale logic circuit diagrams
指導教授:王駿發李肇嚴
指導教授(外文):WANG, XUN-FALI, ZHAO-YAN
學位類別:碩士
校院名稱:國立成功大學
系所名稱:電機工程研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1987
畢業學年度:75
語文別:中文
中文關鍵詞:大型邏輯電路設計圖自動辨識影像掃描器
外文關鍵詞:ECDL輸出格式
相關次數:
  • 被引用被引用:0
  • 點閱點閱:152
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
近幾年來,科技不斷的進步,積體電路日趨複雜,電腦輔助設計已成為不可或缺的工
具。如何將大型的電路圖輸入電腦,及是發展電腦輔助設計的一大瓶頸。因此我們利
用顯像處理及圖訊識別之技術,發展出一套大型手畫邏輯電路圖之自動辨識系統,藉
由影像掃描器讀入欲辨識之電路圖,本系統即可自動辨識出邏輯符號、連接線及相關
之文字說明。
傳統上由於受限於解析度及記憶體之容量,致使大型電路圖之辨識有其限制。本論文
乃提出一個分割後再合戶之演繹法。將大型電路圖先分割成許多較小之電路圖,分別
予以處理,再將處理所得之資料合成一完整的大型邏輯電路圖。最後之辨識結果除了
可顯示於繪圖終端機上供使用者檢查外,並提供了工研院電子所之ECDL輸出格式,以
配合後續的電腦輔助設計程序。
本論文中提出了許多新的演繹法,經由實驗結果驗證顯示,本系統非常穩定可靠。

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top