跳到主要內容

臺灣博碩士論文加值系統

(216.73.216.141) 您好!臺灣時間:2025/10/09 11:52
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:林昇翰
研究生(外文):Sheng-Han Lin
論文名稱:重組態架構系統硬體資源管理機制
論文名稱(外文):Hardware Resources Management For Reconfiguration System
指導教授:黃朝章
指導教授(外文):Chaio-Jang Hwang
學位類別:碩士
校院名稱:元智大學
系所名稱:資訊工程學系
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2011
畢業學年度:99
語文別:中文
論文頁數:28
中文關鍵詞:FPGA組態重組態硬體資源
外文關鍵詞:FPGAConfigurationReconfigurationHardware resource
相關次數:
  • 被引用被引用:0
  • 點閱點閱:255
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
本論文提出一關於FPGA內部重組態架構硬體資源的管理機制,系統根據使用者需求依現有硬體資源狀況彈性的執行組態或重組態的動作,當接收到新任務的需求時,需考量到系統整體資源的消耗,來決定能否執行。在此以系統內各功能單元的角度去做探討,剩餘資源是否夠供應新任務使用,比較之後便可決定系統是否要直接組態或做重組態。而在實作及驗證方面使用Xilinx ISE 9.2i,及C與C++程式語言來做此演算法的應用

This paper proposes a approach to manage internal hardware resources of FPGA reconfiguration system. System based on user’s requirements in accordance with existing hardware resources, flexibly do configuration or reconfiguration. When a new task arrives, we must consider the overall resources to the system consumed, to determine whether the implementation. In this way we consider each functional units in the system, remaining resources are enough or not enough to supply a new task to use, after comparisons we can decide to do configuration or reconfiguration. The proposed algorithm is validated on Xilinx ISE 9.2i platform, and C/C++ program.

第一章 序論 1
1.1 概述 1
1.2 研究動機 2
1.3 論文架構 2
第二章 相關研究理論與環境介紹 3
2.1 FPGA介紹與其結構 3
2.2 重組態概念 7
2.3 橋接模組(BUSMACRO) 9
2.4 MICROBLAZE 11
2.5 XILINX PLANAHEAD 9.2.7介紹 13
第三章 研究主題介紹 14
3.1 描述重組態架構之硬體資源 14
3.2 硬體資源之管理 15
3.3 主要演算法 17
3.4 刪除既有任務之演算法 18
3.5 流程圖 19
第四章 驗證與結論 20
4.1 程式驗證 20
4.2 結論 27
第五章 參考文獻 28


[1]Wei-Dong Qiu,Bo Zhou,Yan Chen,Cheng-Lian Peng,” Fast On-Line Real-time Scheduling Algorithm for Reconfigurable Computing ”

[2]Xilinx Inc,”MicroBlaze Processor Reference Guide”,Available at
<http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/mb_ref_guide.pdf>

[3]Xilinx Inc,”EDK Concepts, Tools,and Techniques” ,Available at
<http://www.xilinx.com/support/documentation/sw_manuals/xilinx11/edk_ctt.pdf >

[4]Xilinx Inc,”Virtex-5 FPGA User Guide”,Available at <http://www.xilinx.com/support/documentation/user_guides/ug190.pdf>

[5]Xilinx Inc,” XPS HWICAP (v3.00a)” ,Available at
<http://www.xilinx.com/support/documentation/ip_documentation/xps_hwicap.pdf>

[6]Xilinx Inc,” Partial Reconfiguration Design with PlanAhead”,Available at <http://www.xilinx.com/support/prealounge/protected/docs/PR_User_Guide.pdf>

[7]陳奕成,”重組態架構系統資源狀態之擷取”,2006

[8]林之棟,” 重組態架構系統資源監控單元之設計”,2006


QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top