跳到主要內容

臺灣博碩士論文加值系統

(216.73.216.152) 您好!臺灣時間:2025/11/06 13:59
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:黃柏文
研究生(外文):Po-Wen Huang
論文名稱:數位式交錯降壓型直流/直流轉換器之研製
論文名稱(外文):Design and Implementation of Digital Controlled Interleaved Buck DC/DC Converter
指導教授:賴炎生
口試委員:歐勝源吳朱令
口試日期:2009-06-27
學位類別:碩士
校院名稱:國立臺北科技大學
系所名稱:電機工程系研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2009
畢業學年度:97
語文別:中文
論文頁數:67
中文關鍵詞:數位控制壓降型直流/直流轉換器均流控制
外文關鍵詞:Digital ControlBuck DC/DC ConverterCurrent Sharing
相關次數:
  • 被引用被引用:3
  • 點閱點閱:709
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
本論文主要研製一數位式交錯降壓型直流/直流轉換器,採用交錯式同步整流降壓式的架構,其設計規格為輸入電壓12V,輸出電壓及電流為3.3V/20A,開關切換頻率為300 kHz。
數位控制係以瑞薩微控制器SH7203與Altera場效可規劃邏輯閘陣列Stratix EP2S30F484C4N為核心,使用微控制器實現數位化控制器,而場效可規劃邏輯閘陣列產生控制訊號與資料串並列轉換,其整合MCU與FPGA來研製具有均流控制之數位式交錯降壓型直流/直流轉換器。由實驗結果証明,在額定輸入電壓及負載條件下,無載及滿載時,輸出電壓漣波皆小於±1%,並且具有良好的均流控制,由此實驗結果驗證理論與設計的正確性。
The objective of this thesis is to design and implement a digital controlled interleaved buck converter. The details of the specifications are as follows: input voltage is 12V, output voltage is 3.3V, maximum output current is 20A and switching frequency is 300 kHz.
The digital control is realized by RENESAS MCU SH7203 and Altera FPGA Stratix EP2S30F484C4N. MCU is used to implement the digital control methodology. FPGA is used to implement the DPWM and converts the serial data to parallel data. The fully digital controlled interleaved buck DC/DC converter with current sharing function is implemented by MCU and FPGA. The experimental results show that the output voltage is well regulated and its ripple is less the ±1% under both light load and full loads, and current sharing is achieved. These results confirm the controller design and implementation.
中文摘要 i
英文摘要 ii
誌 謝 iii
目 錄 iv
表目錄 vi
圖目錄 vii
第一章 緒論 1
1.1 研究動機 1
1.2 研究目的 4
1.3 內容大綱 5
第二章 交錯式同步整流降壓型直流轉換器的原理 6
2.1 同步整流降壓型直流轉換器 6
2.2 交錯式同步整流降壓型直流轉換器 11
2.3 多相式轉換器的均流技術 15
2.3.1 多相式轉換器電流不均的原因 15
2.3.2 多相式轉換器之均流技術 15
第三章 降壓型直流轉換器小訊號數學模型推導 19
3.1 降壓型直流轉換器轉移函數的推導 19
3.1.1 同步整流降壓型直流轉換器電壓迴路小訊號數學模型 19
3.1.2 多相式降壓型直流轉換器電壓迴路小訊號數學模型 25
3.1.3 均流迴路小訊號數學模型 27
3.2 降壓型直流轉換器控制法則與補償器設計 29
3.2.1 電壓迴路補償器設計 31
3.2.2 均流迴路補償器設計 34
第四章 實驗結果 36
4.1 系統軟體規劃 36
4.1.1 微控制器 36
4.1.2 場效可規劃邏輯閘陣列 38
4.1.3 程式設計流程 40
4.2 系統硬體規劃 43
4.3 模擬結果 46
4.4 實測結果 49
第五章 結論與建議 63
5.1 結論 63
5.2 建議 63
參考文獻 64
附錄一 電路實體圖 67
[1]Y. Ren, K. Yao, M. Xu and F. C. Lee, “Analysis of the power delivery path from the 12-V VR to the microprocessor,” IEEE Trans. Power Electron., vol. 19, no. 6, Nov., 2004.
[2]M. T. Zhang and M. M. Jovanovic’, “Design considerations for low-voltage on-board DC/DC modules for next generations of data processing circuits,” IEEE Trans. Power Electron., vol. 11, no. 2, Mar., 1996.
[3]D. Garinto, “Voltage regulator module with multi-interleaving technique for future microprocessors,” Power Electron Specialists Conference, 2006.
[4]Y. Panov and M. M. Jovanovic’, “Design considerations for 12-V/1.5-V, 50-A voltage regulator modules,” IEEE Trans. Power Electron., vol. 16, no. 6, Nov., 2001.
[5]J. Sun, Y. Qiu, M. Xu and F. C. Lee, “High-frequency dynamic current sharing analyses for multiphase buck VRs,” IEEE Trans. Power Electron., vol. 22, no. 6, Nov., 2007.
[6]L. Balogh, ”SEM1600 Topic 6: A practical introduction to digital power supply control,” Texas Instruments Inc., 2005.
[7]K. Higuchi, K. Nakano, E. Takegami and K. Watanabe, “Robust control of DC-DC converter by high-order approximate 2-degree-of-freedom digital controller,” IEEE IECON, pp. 1839-1844, Nov., 2004
[8]N. Mohan, T. M. Unedland and W. P. Robbins, “Power Electronics – Converter, Applications, and Design, ” Media Enhanced Third Edition, John Wiley & Sons, INC. 2003.
[9]葉家安,數位式降壓型直流/直流轉換器之研製,碩士學位論文,國立台北科技大學電機工程所,民國九十五年七月。
[10]J. A. A. Qahouq, L. Huang and D. Huard, “Efficiency-based auto-tuning of current sensing and sharing loops in multiphase converters,” IEEE Trans. Power Electron., vol. 23, no. 2, Mar., 2008.
[11]J. A. A. Qahouq, L. Huang and D. Huard, “Sensorless current sharing analysis and scheme for multiphase converters,” IEEE Trans. Power Electron., vol. 23, no. 5, Sep., 2008.
[12]侯文傑,並聯直流電源供應器自動主僕均流技術之研究,碩士學位論文,國立成功大學電機工程所,民國九十三年六月。
[13]G. Eirea and S. R. Sanders, “Phase current unbalance estimation in multiphase buck converters, ” IEEE Trans. Power Electron., vol. 23, no. 1, Jan., 2008.
[14]L. Balogh, “Paralleling power choosing and applying the best technique for load sharing, ” Unitrode-Seminar, 2003.
[15]I. Batarseh, K. Siri and H. Lee, “Investigation of the output droop characteristics of parallel-connected DC-DC converters, ” IEEE Proc. PESC’94, vol. 2, pp. 1342-1351, June, 1994.
[16]S. Luo, Z. Ye, R. L. Lin and F. C. Lee, “A classification and evaluation of paralleling methods for power supply modules,” IEEE Proc. PESC’99, vol. 2, pp. 901-908, July, 1999.
[17]J. A. Qahouq, H. Mao and I. Batarseh, “Multiphase voltage-mode hysteretic controlled DC-DC converter with novel current sharing,” IEEE Trans. Power Electron., vol. 19, no. 6, Nov., 2004.
[18]G. Guoyoiig and S. Bingxue, “Design of multi-phase DC-DC converter with average current sharing control, ” IEEE Proc, ICASIC’03, vol. 1, pp. 522-525, Oct., 2003.
[19]Renesas, SH7203 Group Hardware Manual, Apr 2007.
[20]林傳生編著,使用VHDL電路設計語言之數位電路設計,儒林圖書股份有限公司,民國八十七年五月二版。
[21]黃仲鑫,以場校可規劃邏輯閘陣列為基礎之三階變頻器的研製,碩士學位論文,國立台北科技大學機電整合所,民國九十六年年七月。
[22]Altera, Stratix Device Family Data Sheet, May 2007.
[23]黃英叡及黃秩存編譯,Verilog 硬體描述語言,全華科技圖書股份有限公司,民國九十七年三月二版。
[24]鄭信源編著,Verilog硬體描述語言數位電路設計實務,儒林圖書有限公司,民國八十九年初版。
[25]廖裕評及陸瑞強編著,使用QuartusⅡ系統晶片設計,全華科技圖書股份有限公司,民國九十四年三月初版。
[26]AD7274, Datasheet, Analog devices, 2005
[27]R2J20602NP, Datasheet, Renesas, Nov 2007.
[28]李宜達,「控制系統設計與模擬」,三版,全華科技圖書,民國九十二年。
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top