跳到主要內容

臺灣博碩士論文加值系統

(44.222.64.76) 您好!臺灣時間:2024/06/14 04:28
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:石木標
研究生(外文):Shi, Mu-Biao
論文名稱:七秭赫低雜訊降頻器之設計與製作
論文名稱(外文):Design and implementation of a 7 GHz low noise down converter for telecommunication applications
指導教授:李舉賢
指導教授(外文):Li, Ju-Xian
學位類別:碩士
校院名稱:國立臺灣大學
系所名稱:電機工程研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
畢業學年度:71
語文別:中文
論文頁數:81
中文關鍵詞:七秭赫微波接收系統降頻器低雜訊降頻器微波積體電路像頻拒斥電機工程
外文關鍵詞:ELECTRICAL-ENGINEERING
相關次數:
  • 被引用被引用:0
  • 點閱點閱:238
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:1

本研究之目的為設計製作一只工作於七秭赫頻段之低雜訊微波降頻器。主要參考資料
為有關之期刊及論著。而研究重點則為實際電路之製作。一般之微波接收系統皆利用
降頻器將頻率轉換至較低之中頻以便作信號處理,而具備低雜音指數之降頻器能夠提
高整個接收系統之性能。本研究設計並製作一只使用於微波接收機「前端」之七秭赫
低雜訊降頻器。它包含一只低雜訊砷化鎵場效應電晶體前置放大器,一只像頻拒斥型
混波器及一只70百萬赫中頻放大器。其整體之單旁波雜音指數低於3.8 分貝,典型轉
換增益為30分貝。由於使用了一只具有20分貝像頻拒斥能力之像頻拒斥型混波故不需
在前置放大與混波器間再加入帶通濾波器即可摒棄像頻內之雜訊。利用微波積體電路
技術將整體電路製作在一個3.265"×1.5"×0.75" 的鋁製盒內,此種設計改善了一般
降頻器的性能及體積並無望在微波接收機方面具有廣泛用途,例如數位微波,衛星直
播接收系統等等。

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top