(3.234.221.162) 您好!臺灣時間:2021/04/14 05:07
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果

詳目顯示:::

我願授權國圖
: 
twitterline
研究生:趙時進
研究生(外文):ZHAO, SHI-JIN
論文名稱:影像再取樣處理之雙層管線式設計
論文名稱(外文):Two-level pipeline design for image resampling
指導教授:任建葳任建葳引用關係
指導教授(外文):REN, JIAN-WEI
學位類別:碩士
校院名稱:國立交通大學
系所名稱:電子研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1988
畢業學年度:76
語文別:中文
論文頁數:90
中文關鍵詞:影像再取樣處理雙層管線式設計心脈式陣列管線處理並行處理雙層管線間隔時間變數等待時間變數
相關次數:
  • 被引用被引用:0
  • 點閱點閱:171
  • 評分評分:系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
心脈式陣列利用管線處理或並行處理或這兩種處理並用去使處理的同時性最大。假如
在一個處理元件裡的動作非常複雜且VLSI的技術以如此的陣列處理器實行無法達到即
時的應用,則雙層管線的架構能被設計以增加單位時間內的輸出量。一個從陣列處理
器而建立起雙層管線式架構的設計方法在此論文中提出。由陣列處理器到雙層管線式
設計只是重新調時問題。論文中的設計方法,乃假設三種變數:間隔時間變數、等待
時間變數和延遲數目變數,設立時間主點等式,藉著一些限制去減少設定價值至最小
量而完成設計。
影像再取樣處理的雙層管線式架構的完整設計也在此論文中提出。它能達到已完成再
取樣處理晶片無法得到的單位時間內的高輸出量。

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
系統版面圖檔 系統版面圖檔