(54.236.58.220) 您好!臺灣時間:2021/03/05 06:16
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果

詳目顯示:::

我願授權國圖
: 
twitterline
研究生:陳志誠
研究生(外文):CHEN,ZHI-CHNEG
論文名稱:具有錯誤符號及可拭去符號訂正能力的RS碼高速解碼器之超大型積體電路設計
論文名稱(外文):A VLSI design of high speed reed-solomon decoder for error-and-erasure correction
指導教授:魏哲和魏哲和引用關係
指導教授(外文):WEI,ZHE-HE
學位類別:碩士
校院名稱:國立交通大學
系所名稱:電子研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1991
畢業學年度:78
語文別:中文
論文頁數:86
中文關鍵詞:錯誤符號可拭去符號訂正能超大型積體電路標準代數解碼法步階解碼法新型代數解碼法
外文關鍵詞:RS碼高速解碼器
相關次數:
  • 被引用被引用:0
  • 點閱點閱:83
  • 評分評分:系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
本文提出一種根據標準代數解碼法與步階解碼法混合型式的新型代數解碼法。根據此
新型代數解碼法,而提出一個具有錯誤符號及可拭去符號訂正能力的RS碼高速解碼器
之積體電路設計。此解碼器只需n 個脈衝即可將接收碼解碼完成,亦即碼器可以和線
上信號等速同步解碼。
本文亦提出一種計算可拭去符號位置多項式之係數的串列架構。此架構所需的乘法器
數目較平行架構少,並且可以使解碼器具有通用性。也就是說,一個以最小碼距等於
7 所設計的解碼器亦可對最小碼距小於 7的RS碼進行解碼,所需要的代價只是改變控
制電路,其他的電路則不變。如此,可以使解碼器更具有彈性,以及提高使用效率。
(15,11)RS解碼器及由其縮短的(7,3)RS解碼器在本文中做為設計範例來說明上述演
算法則及架構的實際操作程序。此二種解碼器在Daisy 工作站上模擬的結果顯示:如
果使用1.2 微米互補式金屬氧化層半導體生產技術,則其工作頻率可以高達每秒二百
萬個符號以上。
最後以此解碼器與標準代數解碼器、時城解碼器、以及轉換式解碼器做比較時顯示:
當這些解碼器用於CD或 DAT上,專門做為可拭去符號的解碼時,新型代數解碼器的電
路複雜度最低,並且適用於超大型積體電路之製作。

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
系統版面圖檔 系統版面圖檔