|
於此論文,我們提出一個超大積體電路(VLSI)陣列處理機的架構,以作 為即時電腦視覺並行處理之用。在這個VLSI 陣列晶片,有9個處理元件, 三組局部廣播(local broadcast)輸入端,一組管線(pipeline)輸入端 及一組資料輸出端。它是一種廣播式及管線式混合的架構。這個陣列晶片 由於具有高度的模組性及規則性,因此很適合用VLSI來製作。這是一種單 一晶片卻能使用在許多影像處理應用上;因此,我們叫它為"多才能的影 像處理陣列晶片"(VIPAC) 。另外有一晶片也是需要的,那就是"可程式化 延遲的資料供給器"(PDDP)。在我們的設計裡,這PDDP具有一道輸入,三 道輸出;其資料的延遲是靠所含記憶體的暫存。這個陣列處理機晶片,和 支援晶片PDDP一起運作,可以即時的速度處理二度平面的影像資料,而且 這影像的大小是容許變動的。這VIPAC 晶片可被使用在迴旋運算,樣本比 對(template matching),動態判取 (dynamic thresholding),邊緣偵測 ,中值濾取(median filtering),以及Hough轉換(Hough transform)。這 些VIPAC 也可經由彼此的連接而得一較大的陣列,來執行某一特定的功能 。我們也參考了近二十年來,其它許多相關的設計,我們認為自已的設計 是比較優越的,特別是以單一晶片的架構設計,而能涵蓋電腦視覺上大部 份影像並行處理的功能。我們也提出一項彈性的電腦視覺系統的結構,而 這種結構是由一些 VIPAC ,PDDP,一個交換網路及一小部份的外加電路組 成。我們的設計,可將一些 VIPAC,PDDP連接形成運作的次系統,再進而 聯結一些次系統形成一完整的電腦視覺並行處理系統。於此,我們也已經 研究過一些次系統例如3*3迴旋器,3*3中值濾取器以及可改變的邊緣偵測 器。我們的設計,提供出一個通用且高性能VLSI並行晶片架構設計以及用 於高速電腦視覺上的系統結構。
|