跳到主要內容

臺灣博碩士論文加值系統

(18.97.9.173) 您好!臺灣時間:2024/12/02 19:43
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:吳信昌
研究生(外文):Xin-Chang Wu
論文名稱:VSELP語音編碼器之特殊數位信號處理器架構
論文名稱(外文):Custom DSP Architecture for VSELP Speech Coding Algorithm
指導教授:項春申
指導教授(外文):C. Bernard Shung
學位類別:碩士
校院名稱:國立交通大學
系所名稱:電子研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1993
畢業學年度:81
語文別:英文
論文頁數:130
中文關鍵詞:數位信號處理器特殊功能積體電路演算法指令集
外文關鍵詞:Digital Signal Processor(DSP)ASICAlgorithmInstruction Set
相關次數:
  • 被引用被引用:0
  • 點閱點閱:118
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
在此論文中,我們試圖完成一8Kbps之語音編碼/解碼器. 雖然此編碼方式
可利用坊間的一般用途數位信號處理器(DSP)來完成,但我們係為了低功
率,整體實作大小及成本之考量,來進行特殊功能積體電路(ASIC)之設計.
以下的論文中,我們將敘述VSELP的演算法(algorithm). 我們也將描述此
特殊數位信號處理器之指令集(Instruction Set)及系統架構,同時也包含
針對VSELP所寫程式之模擬結果.

The main topic for this thesis is our implementation of an
8Kbps Vector Sum-Excited Linear Prediction (VSELP) speech CODEC
(encoder and decoder). Meanwhile, we intent to implement it as
a low-power-consumption ASIC instead of utilizing the existing
general purpose DSP chips. We are also going to describe the
VSELP algorithm and the custom processor architecture which we
developed. Furthermore, we will describe the instruction set of
this processor and the simulation result of this architecture
with assembly codes for VSELP is also included.

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top