跳到主要內容

臺灣博碩士論文加值系統

(44.201.97.224) 您好!臺灣時間:2024/04/18 02:03
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:楊文蔚
研究生(外文):Wen-Wei Yang
論文名稱:以高速排序器設計參數可程式化的高速循序解碼器
論文名稱(外文):Parameters programmable fast sequential decoder design using high speed sorter
指導教授:李鎮宜
指導教授(外文):Chen-Yi Lee
學位類別:碩士
校院名稱:國立交通大學
系所名稱:電子研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1994
畢業學年度:82
語文別:英文
論文頁數:101
中文關鍵詞:循序解碼器
外文關鍵詞:Sequential DecoderHigh Speed Sorter
相關次數:
  • 被引用被引用:0
  • 點閱點閱:389
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
本篇論文提出一個嶄新的循序解碼的演算法以及 VLSI 架構和電路設計,
它可以適用於數位通信當中長 Constraint Length 的循環碼。這個新的
演算法是以排序(Sorting)和路徑紀錄(Path Recording)的技術為基處。
透過排序,我們可以以一種很快的方式找到正確的路徑;而經由路徑紀錄
的方法,我們可以在不降低系統效能的前題下得到解碼後的資料。從許多
的模擬結果當中可以發現在適當的選擇排序器的深度以及長度,可以得到
較 Viterbi 好的增益。根據提出的高效率VLSI架構可以使這演算法以單
晶片的方式實現出來。在硬體上,高速的排序動作是使用修改的SCAM來完
成;並使用可移動的暫存器陣列來達到路徑紀錄(Path Recording)的目的
。藉由這可程式超大型積體電路的製做,不但在Cosntraint Length上的
限制可以打破,而且可以使資料處理的速度提高;有利於應用在高速、長
Constraint Length的通信場合。此晶片以0.8mm CMOS技術來製做,在50
MHz的時脈下可達到25MHz的解碼速率。

This paper presents a new sequential decoding algorithm, its
VLSI architecture and circuit layout for long constraint length
convolutional code design in digital communications. This new
algorithm is based on both sorting and path recording techni
-ques. By means of sorting, we can identify the correct path in
a very fast way and then, by path recording, we can recover the
bit sequence without degrading decoding performance. Simulation
results show that by appropriately selecting sorter length and
depth, better coding gain than that obtained from Viterbi
decoder can be achieved. An efficient VLSI architecture for
single-chip implementation of this algorithm is presented too.
High-speed sorting operations are realized on a modified
shiftable content address memory and the path recorder is
implemented on shiftable register array. With this efficient
architecture and programmable VLSI chip, not only the
constraint length limit is released but also small latency and
high throughput decoding is achievable, making it suitable for
high-speed decoding of long constraint length. Based on a 0.8mm
CMOS single poly double metal technology, 25MHz decoding rate
can be obtained at a 50MHz clock rate.

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top