在本論文中,我們提出一個以單指令多資料心跳式結構 (SIMD-Systolic)的陣列處理 器 (Matrix Processer) 用來處理倒傳遞類神經網路 (Back Propagation Network;BPN) 的順向傳遞部分。為了使這個陣列處理器具有實 用的價值,我們使用了超大型積體電路 (Very Large Scale Integrated Circuit)的 技術來將這個陣列處理器製作在一晶片中,對於一個8×8與8×8的矩陣做乘法共需64 個週期來將資料下傳到暫專器中,花費 129個週期處理乘法部分,最後還需8 個週期 將資料傳出暫存器。例若連續處理資料則下傳及上傳資料的時間會因管線化 (pipeline) 而忽略不計,處理 n個8×8矩陣大約需2×n×8×8個週期。
|