跳到主要內容

臺灣博碩士論文加值系統

(44.192.92.49) 您好!臺灣時間:2023/06/10 13:09
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:廖廷彬
研究生(外文):Liao, Ting-Bin
論文名稱:SIMD-Systolic處理陣列之超大型積體電路設計及其在BP神經網路之應用
論文名稱(外文):VLSI Design of a SIMD-Systolic processing Array and its Application to Back-Propagation Neural Nets
指導教授:吳乾彌
指導教授(外文):Wu, Qian-Mi
學位類別:碩士
校院名稱:國立臺灣科技大學
系所名稱:電子工程技術研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1996
畢業學年度:84
語文別:中文
論文頁數:46
中文關鍵詞:資料心跳式結構陣列處理器類神經網路超大型積體電路電子工程
外文關鍵詞:ELECTRONIC-ENGINEERING
相關次數:
  • 被引用被引用:3
  • 點閱點閱:238
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
在本論文中,我們提出一個以單指令多資料心跳式結構 (SIMD-Systolic)的陣列處理
器 (Matrix Processer) 用來處理倒傳遞類神經網路
(Back Propagation Network;BPN) 的順向傳遞部分。為了使這個陣列處理器具有實
用的價值,我們使用了超大型積體電路 (Very Large Scale Integrated Circuit)的
技術來將這個陣列處理器製作在一晶片中,對於一個8×8與8×8的矩陣做乘法共需64
個週期來將資料下傳到暫專器中,花費 129個週期處理乘法部分,最後還需8 個週期
將資料傳出暫存器。例若連續處理資料則下傳及上傳資料的時間會因管線化
(pipeline) 而忽略不計,處理 n個8×8矩陣大約需2×n×8×8個週期。
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關期刊