跳到主要內容

臺灣博碩士論文加值系統

(44.220.62.183) 您好!臺灣時間:2024/02/29 04:33
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:王恆順
研究生(外文):Wang, Heng-Shun
論文名稱:超大型積體電路實現解Hermitian碼之症狀計算器與錯誤位置搜尋器
論文名稱(外文):VLSI Implementation of Syndrome Calculator an dError Locator Finder in the Decoding of Hermitian Codes
指導教授:呂忠津
指導教授(外文):Lu, Chung-Chin
學位類別:碩士
校院名稱:國立清華大學
系所名稱:電機工程學研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1998
畢業學年度:86
語文別:中文
論文頁數:28
中文關鍵詞:積體電路Hermitian碼
相關次數:
  • 被引用被引用:0
  • 點閱點閱:160
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0

  在這篇論文中,我們分析了Hermitian曲線的有理點(rational point)之代數結構。籍由結合此種特殊結構與Horner's rule,提出了在解Hermitian碼之症狀計算器(syndrome calculator)的一種架構。同時,這個結果亦導致了Hermitian曲線之有理點產生器的提出,使其能應用於解Hermitian碼時錯誤位置(error locator)的搜尋。最後,我們舉一個以超大型積體電路設計且建立於Hermitian曲線x5+y4+y=0的Heritian碼為例來說明。


  In this thesis, we analyze the algebraic structure of rational points in a Hermitian curve. By combinging Horner's rule with this special sturcture, an architecture of syndrome calculator in the decoding of a Hermitian code is proposed. At the same time, this work also leads to a rational point generator of a Hermitian curve, which can be applied to the search of error locators in the decoding of Hermitian codes. Finally, a design example of a Hermitian code based on the Hermitian curve x5+y4+y=0 is illustrated for VLSI implementation.

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top