跳到主要內容

臺灣博碩士論文加值系統

(18.97.14.85) 您好!臺灣時間:2024/12/07 01:37
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:趙家慶
論文名稱:數位邏輯電路之時序特性描述
論文名稱(外文):Timing Characterization for Digital Logic Circuits
指導教授:陳竹一
指導教授(外文):Jwu_E Chen
學位類別:碩士
校院名稱:中華大學
系所名稱:電機工程學系碩士班
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2001
畢業學年度:89
語文別:中文
論文頁數:44
中文關鍵詞:數位邏輯電路時序相關性反向器串信號抖動信號偏移
外文關鍵詞:Digital Logic CircuitsTimingCorrelationinverter chainJitterSkew
相關次數:
  • 被引用被引用:2
  • 點閱點閱:285
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
本論文內容為數位邏輯電路的時序特性描述,文中藉由建立可描述時序特性的數位邏輯電路模型來分析各種情況下的電路特性。先針對電路模型中的基礎元件D型正反器進行參數的萃取分析,接著將萃取分析的結果應用於移位暫存器之輸入與時脈、輸出與時脈間的關係及其運作頻率的分析中。此外,在數位邏輯電路中所遭遇到的一些非完美的因素如信號抖動與偏移,我們也加以介紹並分析其對於電路特性的影響。
目 錄
摘要 .....................................................Ⅰ
Abstract .................................................Ⅱ
誌 謝 辭 .................................................Ⅲ
目錄 .....................................................Ⅳ
圖目錄 ...................................................Ⅵ
表目錄 ...................................................Ⅷ
第一章簡介 ............................................1
第二章基本介紹 ........................................4
2.1中央極限定理(Center Limited Theorem) ................4
2.2 常態分佈(Normal Distribution) ......................4
2.3 二元常態分佈(Bivariate Normal Distribution) ........6
2.4相關性分析(Correlation Analysis) ....................6
第三章電路模型建立與元件介紹 ..........................8
3.1數位邏輯電路模型介紹 ................................8
3.2反向器串(inverter chain) 的時序分析 .................9
3.3 元件模型介紹 .......................................11
3.4 元件參數分析 .......................................13
第四章電路時序分析 ....................................18
4.1信號抖動(jitter) 和偏移(skew) 介紹 ..................18
4.2輸入資料(Data)與時脈(CLK)的時序驗證分析 .............20
4.3輸出資料(Data)與時脈(CLK)的時序驗證分析 .............24
4.4 電路運作頻率分析 ...................................26
第五章結論 ............................................33
參考文獻 .................................................36
附錄一 圖3-3 之結果數據 ..................................36
附錄二 圖4-4 的結果數據 ..................................37
附錄三 圖4-5的結果數據 ...................................38
附錄四 圖4-6的結果數據 ...................................39
附錄五 圖4-7之結果數據(只考慮Jitter) .....................40
附錄六 圖4-11 之結果數據 .................................41
附錄七 常態分佈線性運算 ..................................42
附錄八 相關性數值分佈範例 ................................43
參考文獻
[1]. Ravishankar Arunachalam, Lawrece Pileggi, “深次微米設中
的靜態時序分析方法”, 電子工程專輯, 2001年4月16日-30日。
[2]. Tarim, T.B., Ismail, M. “ Enhanced Analog “Yields” Cost- Effective
System-ON-Chip”, IEEE Circuits & Devices, March 1999.
[3]. Steve Corrigan, “信號偏移的定義&信號抖動的分析”, 第三
波資訊股份有限公司, October 12, 2000.
http://mta.acertwp.com.tw/twpfile/magdata.nsf/byunid/m17416
[4]. Ron Lenk, “Signal Characteristics-Jitter, Skew, and
All That”, Optimized Engineering Corporation, September
17,1998.
http://www.optimized.com/COMPENDI/WI-SChar.htm#Jitter
[5]. CYPRESS, ”Jitter in PLL-Based System: Causes, Effects,
and Solution”, Cypress Semiconductor Corporation, May
1995.
[6]. 葉天祥, “ASIC 設計中的CLOCK SKEW 問題”, Epson ASIC技術走
廊, 1996/10─第二期內容。
http://w3.epson.com.tw/electronics/lsinews/index.htm
[7]. 張素梅 著,“統計學上、下冊”, 三民書局, 1997.
[8]. 大村 平 著,張鏡清 譯, “什麼是統計”, 建興出版社, 1998.
[9]. 張輝煌 編譯, “實用多變量分析”, 建興出版社, 1998.
[10]. “Passport-0.6-Micron, 5-Voltage, High Performance,
Standard Cell Library”,國家晶片系統設計中心, June 1994.
[11]. 2001 IC/CAD Contest, “IP Timing Characterization”,
Global UniChip Corp, December 29, 2000.
[12]. F.P.M. Beenker, R.G. Bennetts, and A.P. Thijssen,
“Testability Concepts for Digital ICs”, KLUWER ACADEMIC
PUBLISHERS.
[13]. 王生勳, “EMN-RVG: 用於電路分析的加強化多維常態隨機向
量產生器”, 中華大學電機工程學系碩士班論文, July 2001.
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top