|
參考文獻 [1]. Ravishankar Arunachalam, Lawrece Pileggi, “深次微米設中 的靜態時序分析方法”, 電子工程專輯, 2001年4月16日-30日。 [2]. Tarim, T.B., Ismail, M. “ Enhanced Analog “Yields” Cost- Effective System-ON-Chip”, IEEE Circuits & Devices, March 1999. [3]. Steve Corrigan, “信號偏移的定義&信號抖動的分析”, 第三 波資訊股份有限公司, October 12, 2000. http://mta.acertwp.com.tw/twpfile/magdata.nsf/byunid/m17416 [4]. Ron Lenk, “Signal Characteristics-Jitter, Skew, and All That”, Optimized Engineering Corporation, September 17,1998. http://www.optimized.com/COMPENDI/WI-SChar.htm#Jitter [5]. CYPRESS, ”Jitter in PLL-Based System: Causes, Effects, and Solution”, Cypress Semiconductor Corporation, May 1995. [6]. 葉天祥, “ASIC 設計中的CLOCK SKEW 問題”, Epson ASIC技術走 廊, 1996/10─第二期內容。 http://w3.epson.com.tw/electronics/lsinews/index.htm [7]. 張素梅 著,“統計學上、下冊”, 三民書局, 1997. [8]. 大村 平 著,張鏡清 譯, “什麼是統計”, 建興出版社, 1998. [9]. 張輝煌 編譯, “實用多變量分析”, 建興出版社, 1998. [10]. “Passport-0.6-Micron, 5-Voltage, High Performance, Standard Cell Library”,國家晶片系統設計中心, June 1994. [11]. 2001 IC/CAD Contest, “IP Timing Characterization”, Global UniChip Corp, December 29, 2000. [12]. F.P.M. Beenker, R.G. Bennetts, and A.P. Thijssen, “Testability Concepts for Digital ICs”, KLUWER ACADEMIC PUBLISHERS. [13]. 王生勳, “EMN-RVG: 用於電路分析的加強化多維常態隨機向 量產生器”, 中華大學電機工程學系碩士班論文, July 2001.
|