跳到主要內容

臺灣博碩士論文加值系統

(44.197.230.180) 您好!臺灣時間:2022/08/20 13:10
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

: 
twitterline
研究生:王懿締
論文名稱:串接電容以增加崩潰抵抗力之新型快閃記憶體升壓電路
論文名稱(外文):New Charge Pump for Flash Memory with Serial-Connected Capacitors for Preventing Breakdown
指導教授:徐清祥徐清祥引用關係金雅琴
指導教授(外文):Charles Chin-Hsiang HsuYa-Chin King
學位類別:碩士
校院名稱:國立清華大學
系所名稱:電子工程研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2002
畢業學年度:90
語文別:中文
論文頁數:81
中文關鍵詞:升壓電路
外文關鍵詞:charge pumpingcharge pumppumpingcharge pump circuitpumping circuit
相關次數:
  • 被引用被引用:1
  • 點閱點閱:392
  • 評分評分:
  • 下載下載:115
  • 收藏至我的研究室書目清單書目收藏:0
一般快閃式記憶體的操作都是應用通道熱載子注入或福樂-諾漢穿隧效應導致電子注入的方式,然而這些操作都是需要高電壓,因此快閃式記憶體的升壓電路為週邊電路中極為重要的一環。此外,近年來攜帶型個人電子產品盛行,使得嵌入式的快閃記憶體成了近年來研究的重點。由於舊型的金氧半導體元件或二極體升壓電路大都是運用三井的製程以及較厚的氧化層來隔絕升壓電路所產生的高電壓,使得接面崩潰電壓以及閘極到通道崩潰電壓都比一般在邏輯製程單井下的互補式金氧半導體來的大的多,所以崩潰的情形不會發生在升壓電路操作時。因此嵌入式快閃記憶體的升壓電路為了與周邊的電晶體的製程相容,將無法使用抗高壓的電路元件,因此傳統的升壓電路將無法在高壓操作,將面臨電路元件崩潰的情形。
本篇論文將提出一種新型的升壓電路,利用電容串接的方式將每個節點的電壓差控制在兩倍輸入電壓內,如此一來,此種升壓電路可以應用在單井的製程之下不會有接面崩潰或氧化層崩潰的情形產生。
此升壓電路也將利用P型金氧半導體來操作,經由基極與汲極的連接來克服傳統電路的基極效應,提供更高的輸出電壓與較佳的效率。並將電路的層級、輸出電壓與電晶體寬度做最佳化。並提出不同的架構用以提高輸出電流,以及提昇充電的時間,用以應用在不同的記憶體單元的操作機制上。

Flash memory cells require high voltage for program and erase operations. These high voltages are generated by charge pump circuits with low supply voltage. Therefore charge pumping circuit is one of the most important peripheral elements in flash memory. In recent years, portable electronic products to meet the popular demand of embedded flash become the key interest of researches and memory design house. Using standard low-voltage logic IC process, no high voltage devices are available. This creates a problem for the conventional charge pumping circuit, which allows high voltage across transistor terminals.
This thesis provides one new charge pump circuit to solve this issue. It uses serial connected capacitors to control voltage difference between device terminals to less than 2Vdd. The new circuit fabricated in single well process can provide the high voltage for Flash memory operation and does not suffer from junction or gate oxide breakdowns. In order to avoid body effect, PMOS devices are adapted, which allows body, drain and gate to be tired together to overcome body effect. Higher output voltage and higher efficiency of the new circuit configuration are demonstrated. Optimization of the channel width, stage and output voltage for various Flash cell operation are presented.

第1章 緒 論 1
第2章 升壓電路理論與回顧 2
2.1狄克森升壓電路(Dickson’s charge pump circuit) 2
2.1.1 MOS基本操作原理 2
2.1.2 MOS-diode基本操作原理 3
2.1.3狄克森升壓電路之組織架構 4
2.1.4狄克森升壓電路之工作原理… …………………………………..….5
2.2狄克森升壓電路之電性分析 ………………………………………………6
第3章 新型升壓電路之解說與分析 26
3.1新型升壓電路之介紹 26
3.1.1新型升壓電路之架構說明 26
3.1.2新型升壓電路之操作說明 27
3.1.3新型升壓電路之優點與缺失 28
3.1.4改良式新型升壓電路的電性與架構分析 29
3.2互補式新型升壓電路之介紹 30
3.2.1互補式新型升壓電路之架構說明 30
3.2.2互補式新型升壓電路之操作說明 30
3.2.3互補式新型升壓電路之基本電性分析 31
3.2.4良式新型升壓電路之latch-up分析 33
第4章 良式新型升壓電路之最佳化與比較 56
4.1改良式新型升壓電路之最佳化 56
4.1.1傳導電晶體寬度對新型升壓電路之影響 56
4.1.2輸出電流對新型升壓電路之影響 58
4.1.2.1負載電流對互補式新型升壓電路在不同寬度條件的影 58
4.1.2.2在不同條件的輸出電流對互補式新型升壓電路之影響 60
4.1.3電容大小與層級多寡對於互補式升壓電路的影響 60
4.2改良式新型升壓電路在低輸入電壓下的性能表現 63
第5章 結論 81

[1] J. F. Dickson, “On-chip high-voltage generation in MNOS integrated circuits using an improved voltage multiplier technique,” IEEE J. Solid-State Circuits, vol. SC-11, pp. 374—378, June 1976.
[2] T. Tanzawa and S. Atsumi, “Optimization of Word-Line Booster Circuits for Low-Voltage Flash Memories,” IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 34, NO. 8, pp.1091-1098, AUGUST 1999.
[3] T. Tanzawa and T. Tanaka, “A dynamic analysis of the Dickson charge pump circuit,” IEEE J. Solid-State Circuits, vol. 32, pp.1231—1240, Aug. 1997.

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關期刊