(3.238.7.202) 您好!臺灣時間:2021/03/01 22:04
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果

詳目顯示:::

我願授權國圖
: 
twitterline
研究生:吳仕強
研究生(外文):Wu Shih-Chiang
論文名稱:PCI->VME數據擷取系統研發及類神經網路在粒子鑑別的應用
指導教授:王名儒
指導教授(外文):Wang Min-Zu
學位類別:碩士
校院名稱:國立臺灣大學
系所名稱:物理學研究所
學門:自然科學學門
學類:物理學類
論文種類:學術論文
論文出版年:2002
畢業學年度:90
語文別:中文
中文關鍵詞:PCI->VME數據擷取系統研發類神經網路在粒子鑑別的應用
相關次數:
  • 被引用被引用:0
  • 點閱點閱:157
  • 評分評分:系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔
  • 下載下載:17
  • 收藏至我的研究室書目清單書目收藏:1
在任何的實驗測量時,其最重要的先置步驟為儀器的架設及取值方法。 論文目的之一為說明VME機箱的工作原理及流程及運用Microsoft Visual C++撰寫在WINDOWS 98下的控制程式。
Texono實驗中於VME機箱中的工作原件有時序記數器,邏輯控制器],及快閃數據擷取原件,也將介紹其工作原理及TEXONO的實驗取值流程。
在取值結束,接下來的工作就是分析數據。在數據擷取過程,難免有背景雜訊同事被紀錄下來,影響實驗精度,故在一切特性分析及整理的步驟前,需先將背景雜訊盡可能去除。於此,選擇一名為Neural net[14]類神經網路的分析概念及Likelihood Ratio method來判別分離雜訊,並比較其鑑別率,將在末章介紹。

PCIàVME數據擷取系統及類神網路在粒子鑑別的應用
目 次
Chapter 0 研究動機與背景…………………………………1
Chapter 1 VME工作原理……………………………………3
1.1 VME由來與操作………………………………………3
1.2 VME裝置與規格………………………………………4
1.3 VME公用匯流排………………………………………4
1.4 VME匯流排MASTER…………………………………6
1.5 VME匯流排SLAVE……………………………………6
1.6 VME傳輸………………………………………………6
1.7 寫入週期(Write Cycle)………………………………8
1.8 讀出週期 (Read Cycle)………………………………9
1.9 中斷週期(Interrupt Cycle)………………………10
Chapter 2 VME Master Adapter SBS…………………………12
2.1 SBS 連接器(SBS Adapter)…………………………12
2.2 匯流排接合器通信特性 …………………………… 15
Chapter 3 安裝SBS系統…………………………………17
3.1 安裝 SBS 系統………………………………………17
3.2 使用 SBS 系統軟體…………………………………19
Chapter 4 自製驅動程式 ……………………………………22
4.1 安裝至Microsoft Visual C++………………………22
4.2 使用 Microsoft Visual C++ 撰寫程式……………25
4.2.1 定義…………………………………………25
4.2.2 開啟與關閉工作模組………………………26
4.2.3 “Write In” 功能……………………………28
4.2.4 “Read Out” 功能……………………………29
4.2.5 “Write In / Read Out” 範例………………30
Chapter 5 TEXONO DAQ 系統之電路 …………………31
5.1 TEXONO的主要任務 …………………………………31
5.2 邏輯控制電路………………………………………32
5.3 時鐘電路……………………………………………38
5.4 Flash ADC 電路的研發與運行………………………41
Chapter 6 建立 TEXONO 系統………………………………43
6.1 Texono電子學系統工作週期………………………43
6.2 MAMP參數的設定……………………………………53
6.3 LCON 參數的設定……………………………………54
6.4 與時鐘電路(Clock)連結…………………………55
6.5 校準模式下的TEXONO 運作…………………………56
6.6 包含中斷(Interrupt)的操作方法………………58
Chapter 7 Trigger Timing Module…………………………61
7.1 KEK B Factory………………………………………61
7.2 Belle Detector………………………………………62
7.3 Scilion Vertex Detector (SVD)…………………64
7.4 Electronics…………………………………………65
7.5 Trigger Timing Module……………………………66
Chapter 8 Neural net method………………………………69
8.1 Data taking with Texono system…………………69
8.2 Introduction of Neural net………………………69
8.3 Learning and Training ……………………………70
8.4 Generate (Monte carle simulation)……………72
8.5 Likelihood Ratio method…………………………76
Chapter 9 結論與討論………………………………………83
9.1 Electronics…………………………………………83
9.2 Software……………………………………………83
9.3 Board testing………………………………………83
9.4 Neural net analysis………………………………84
9.5 Likelihood Ratio……………………………………84
參考書目……………………………………………………85
附錄……………………………………………………………87
附錄A:不含中斷的程式碼………………………………87
附錄 B:含中斷的程式碼………………………………….89

參 考 書 目
1. 莊保安。「邏輯控制電路」,p.1~p.2。北京市:未出版,2000。
2. 莊保安。「邏輯控制電路」,p.2~p.8。北京市:未出版,2000。
3. 盛華義。『Flash ADC 電路的研發與初步運行』,p.1~p.2。北京市:未出版,1999。
4. 盛華義。『Flash ADC 電路的研發與初步運行』,p.11~p.14。北京市:未出版,1999。
5. 盛華義。「時鐘電路」,p.1~p.5。北京市:未出版,1999。
6. Beck, Zaratian. Microsoft Visual C++ 6.0 Programmer`s Guide. Redmond, Wash: Microsoft Press, 1998.
7. BELLE SVD Group of KEK. “Technical Design Report of BELLE SVD.” 2000. p.4~p.12. http://bsunsrv1.kek.jp (4 May 2002).
8. BELLE SVD Group of KEK. “Technical Design Report of BELLE SVD.” 2000. p.14~p.38. http://bsunsrv1.kek.jp (4 May 2002).
9. BELLE SVD Group of KEK. “Technical Design Report of BELLE SVD.” 2000. p.40,p.41. http://bsunsrv1.kek.jp (4 May 2002).
10. George, Smith. “Silicon Graphics and VME Bus.” 1995. p.1~p.3, Table1, Table2 http://www.sgi.com (18 April 2002).
11. George, Smith. “Silicon Graphics and VME Bus.” 1995. p.4~p.9. http://www.sgi.com (18 April 2002).
12. KEK. “The Belle Detector, Belle Collaboration.” 2000. p.7~p.9. http://bsunsrv1.kek.jp (4 May 2002).
13. KEK. “The Belle Detector, Belle Collaboration.” 2000. p.25~p.40. http://bsunsrv1.kek.jp (4 May 2002).
14. Leif, Lonnblad. “JETNET 3.0 — A Versatile Artificial Neural Network Package.” 1993. http://www.cern.ch (3 April 2002).
15. SBS Technologies. “Model 617 Adaptor.” 1998. p.1~p.8. http://www.sbs.com (5 May 2002).
16. SBS Technologies. “Model 973 Support Software Manual.” 1998. p.5~p.10. http://www.sbs.com (5 May 2002).
17. SBS Technologies. “Model 973 Support Software Manual.” 1998. p.11~p.32. http://www.sbs.com (5 May 2002).
18. SPARC. “Who is SPARC International.” 2002. http://www.sparc.com (20 April 2002)
19. M.C.Chang. “Trigger Timing Module for SVD2 upgrade at Belle.”2002. http://bsunsrv1.kek.jp (5 May 2002)

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關論文
 
系統版面圖檔 系統版面圖檔