(54.236.58.220) 您好!臺灣時間:2021/03/08 08:36
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果

詳目顯示:::

我願授權國圖
: 
twitterline
研究生:吳家偉
研究生(外文):Jia_Wei Wu
論文名稱:IEEE1394高速串列介面設計及應用
論文名稱(外文):IEEE 1394 High Speed Serial Bus Design and Application
指導教授:邱炳樟邱炳樟引用關係
指導教授(外文):Bin_Chang Chieu
學位類別:碩士
校院名稱:國立臺灣科技大學
系所名稱:電子工程系
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2002
畢業學年度:90
語文別:中文
論文頁數:107
中文關鍵詞:IEEE 1394火線串列匯流排通訊協定2對等通訊非同步傳輸等時傳輸
外文關鍵詞:IEEE 1394firewireSBP2peer-to-peer communcationasynchronous transferIsochronous transfer
相關次數:
  • 被引用被引用:0
  • 點閱點閱:293
  • 評分評分:系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔系統版面圖檔
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
IEEE 1394高速串列匯流排介面提供了隨插即用、熱拔插、400M bps傳輸速率、及同時連接63部裝置的匯流排架構等功能,對使用者相當之方便。
本篇論文介紹了IEEE 1394高速串列匯流排介面。從架構、傳輸模式、串列匯流排協定皆有詳細的討論。
本篇論文中,提出了Client端設計流程並加以實現,對於Host端也利用W2KDDK做出1394應用程式。

IEEE 1394 high speed serial bus supports the features such as Plug and Play、hot attachment、400M bps transfer rate、and the attachment of 63 devices,The bus architecture is very convenient for end user。
This thesis present IEEE 1394 high speed serial bus。From architecture、transfer mode、serial bus protocol have been exploited.
In this thesis,present Client end’s software are designed and implemented,for Host end are also used W2KDDK,and implemented 1394’s application program。

目錄
第一章 緒論 1
1.1 研究動機 1
1.2 高速串列匯流排的好處 4
1.3 全文內容編排方式 6
第二章 高速匯流排之特徵與比較 7
2.1 串列匯流排的特徵 7
2.1.1拓樸學(Topology) 7
2.1.2 傳輸模式 10
2.1.3 與其他規格的比較 11
2.2 介紹IEEE1394 13
2.2.1 IEEE 1394 規格的主要特徵 13
2.2.2 拓樸 14
2.2.3 位址 15
2.2.4 協定架構 17
2.3串列匯流排管理 19
2.3.1 等時/來源管理員 (IRM) 19
2.3.2 節點控制 20
2.3.3 匯流排管理員 20
2.4 匯流排初始化 21
2.4.1匯流排重設定 21
2.4.2 樹狀識別(tree identify) 22
2.4.3 自識別(Self-identify) 24
2.4.4正常仲裁(normal arbitration) 24
第三章 IEEE 1394串列匯流排間之通訊 28
3.1 各種通訊文字的特別說明 29
3.1.1 位元組單位 29
3.1.2 通訊的類別 29
3.2 各種的通訊方式 31
3.2.1 非同步通訊 32
3.2.2 從應用層到傳輸層 33
3.2.3 傳輸層到鏈結層 34
3.2.4 從鏈結層到實體層 37
3.2.4 從實體層到傳送對象的實體層 38
3.2.5從實體層到應用層 39
3.2.6接收端節點的回應 40
3.2.7傳送端節點的確認 41
3.2.8 等時通訊 41
3.3序列匯流排通訊協定2 (SERIAL BUS PROTOCOL 2 ,SBP2) 44
3.3.1動作說明 45
3.3.2 代理器說明 49
3.3.3 發布請求 51
3.3.4 Fetch Agent的初期化 52
3.3.5動態性請求的追加 54
3.3.6 COMMAND BLOCK ORB 指令區塊ORB 55
3.3.7頁表(Page Table) 55
3.3.8 Management ORB (管理ORB) 56
3.3.9登出(logout) 56
3.3.10資料構造 56
3.3.11 暫存器 57
第四章IEEE 1394之實現 60
4.1 硬體描述 60
4.1.1 性能 60
4.1.2 功能方塊圖( Functional Block Diagram) 62
4.1.3 功能描述 62
4.1.4 暫存器定義 (Register Definitions) 64
4.1.5電器特性(ELECTRICAL CHARACTERISTICS) 65
4.1.5.1 CPU read (multiplexed address/Data bus read cycle) 65
4.2 流程圖 73
4.2.1 讀取部分 (Read part) 73
4.2.2 寫入部分 (Write part) 81
4.3傳輸碼 (TRANSACTION CODE , TCODE) 87
4.3.1資料格式 (Data format) 87
4.3.2 Packet components 89
4.4 1394寫入與讀出之副程式 90
4.4.1 初始化記憶體的副程式 91
4.4.2讀出檔案的副程式 92
4.4.3 寫入檔案的副程式 99
4.5 PC端程式之實現 105
第五章 結論 106
參考書目 107

[1] High Performance Serial Bus , IEEE 1394 standard , 1995.
[2] Universal Serial Bus Specification, Revision 1.1 ,1998.
[3] Information technology-Microprocessor systems-Control and
Status Register (CSR) Architecture for microcomputer buses,
IEEE 1212 stand, 1994.
[4] Information technology-Serial Bus Protocol 2 (SBP-2),
Working Draft,1998
[5] FireWire system Architecture,IEEE 1394,1998
[6] RTL8811 draft v103 preliminary, 2001
[7] Wireless gateway for wireless home AV network and its
implementation.
Saito, T.; Tomoda, I.; Takabatake, Y.; Teramoto, K.;
Fujimoto,K.
Consumer Electronics, 2001. ICCE. International Conference
on , 2001 Page(s): 238 -23.

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
系統版面圖檔 系統版面圖檔