跳到主要內容

臺灣博碩士論文加值系統

(18.204.48.69) 您好!臺灣時間:2021/07/29 14:06
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:黃柏翔
研究生(外文):Bo-Shiang Huang
論文名稱:內嵌式數位信號核心產生器及其矽智財與通訊系統應用
論文名稱(外文):Embedded DSP Processor Module Generatorand Its IP and Communication System Applications
指導教授:周世傑周世傑引用關係
指導教授(外文):Shyh-Jye Jou
學位類別:碩士
校院名稱:國立中央大學
系所名稱:電機工程研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2004
畢業學年度:92
語文別:中文
論文頁數:71
中文關鍵詞:河流式輸出入介面矽智財數位信號處理器
外文關鍵詞:DSPStream based I/OIP
相關次數:
  • 被引用被引用:0
  • 點閱點閱:69
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
在此篇論文中,將歷屆學長姊所做的數位信號處理器,依照工研院所提出的矽智財規範,將之矽智財化,提升可重複利用性。在修改的過程中,發覺blocking及non-blocking的使用限制對設計的影響層面最大,也是最不容易修改的。所以在整個設計流程中,開發者若能越早依循矽智財規範來做設計,將來所需額外付出的修正代價就越小。
為了能使多顆處理器在資料的溝通上能更加流暢,不會被輸出入介面限制住,在本篇論文中也提出一個河流式輸出入介面,利用記憶體連線以及累加暫存器連線兩種模式,加速資料的傳遞。
最後利用模組產生器,產生出三顆處理器,彼此之間以河流式輸出入介面相連接,將之應用於正交分頻多工系統中的載波相位追蹤機制,其操作速度分別為60MHz、30MHz及30MHz。
In this thesis, we modify our group's DSP verilog code for intellectual property and reuse methodology. In order to follow IP qualification guidelines, we rewrite our code and find the rule about blocking and non-blocking is hard to fit. So we should follow SIP guidelines in early stage.
Because our original I/O waste many clock cycles in data communication among several DSPs, we develop stream based I/O for multi-DSP system.Data can be transferred between several DSP smoothly and area overhead is only 6%.
Finally we integrate IP consideration and stream based I/O to DSP generator. Then we use it to generate three DSP for carrier frequency tracking system. The maximum operation frequency of three DSPs are 60MHz, 30MHz, 30MHz.
第1章 序論 1
1.1 內嵌式數位信號處理器現況與回顧 1
1.2 研究動機目標及其應用 3
1.3 論文架構 4
第2章 NCU_DSP架構 5
2.1 概觀 5
2.2 程式位址產生單元 6
2.2.1 條件式跳躍 7
2.2.2 硬體多層次迴圈 7
2.2.3 硬體迴圈緩衝區 9
2.3 資料位址產生單元 11
2.4 計算單元 12
2.4.1 乘加器 12
2.4.2 算術邏輯單元 14
第3章 矽智財與數位信號處理器 16
3.1 矽智財的設計考量 16
3.1.1 命名慣例(Naming convention) 16
3.1.2 注解(Comments) 17
3.1.3 寫作風格(Coding style) 17
3.1.4 合成(Synthesis) 19
3.1.5 模擬(Simulation) 20
3.2 矽智財的驗證考量 21
3.2.1 輔助驗證的模型 21
3.2.3 指令集功能驗證 22
3.2.4 標準單元設計驗證 23
3.2.5 FPGA驗證 25
3.3 矽智財的整合考量 25
3.3.1 系統時脈架構 25
3.3.2 輸出入介面時序 27
3.4 矽智財的測試考量 27
3.4.1 插入連結掃描鏈(scan chain) 27
3.4.2 晶片測試考量 28
3.5 結論 28
第4章 河流式輸出入介面 30
4.1 概觀 30
4.2 解決方案 31
4.2.1 累加暫存器連線 32
4.2.2 記憶體連線 33
4.3 無線網路應用實例 35
第5章 模組產生器 45
5.1 概觀 45
5.1.1 模組產生器中的參數 45
5.1.2 模組產生器中的特殊功能區塊 47
5.2 模組架構 49
5.3 應用實例 53
第6章 結論 56
參考文獻 57
附錄A硬體描述語言(Verilog)寫作風格規範 59
[1]E. A. Lee, “Programmable DSP's : A brief overview,” IEEE Micro Mag., vol. 10 ,no.5 , pp14-16, Oct. 1990.
[2]C.M. Moerman, R. Woudsma, P. Kievits, “Embedded DSP Technologies In Consumer Applications,” DSP World workshops, September 1998
[3] I. VERBAUWHEDE and M. TOURIGUIAN, “A Low Power DSP Engine for Wireless Communications,” Journal of VLSI Signal Processing, No.18, pp.177-186, 1998.
[4] B.-W. Kim , J.-H. Yang, C.-S. Hwang, Y.-S. Kwon, K.-M. Lee, I.-H. Kim, Y.-H. Lee, C.-M. Kyung, “MDSP-II: A16-Bit DSP with Mobil Communication Accelerator,” IEEE 1998 Custom Integrated Circuits Conference, pp. 2.1.1-2.1.4, 1998.
[5] M. Kuulusa, J. Nurmi, J. Takala, P. Ojala, H. Herranen, “A Flexible DSP Core for Embedded Systems,” IEEE Design & Test of Computers, Vol. 14, NO. 4, pp.60-68, Oct.-Dec., 1997.
[6] H. Yang, B.-W. Kim, S.-W. Seo, S.-J. Nam, C.-H. Ryu, J.-H. Cho and C.-M. Kyung ,” MetaCore A configurable & Instruction-Level Extensible DSP Core “ , ASP-DAC'98, pp. 325 - 326, Feb. 1998
[7]H. P. Lee, “Embedded DSP Core for Communication System,” MS thesis, Dep. Elec. Eng., National Central University, Taiwan, June, 2001
[8]IP Qualification Alliance, “IP Qualification Guidelines 2003 v1.0,” Industrial Technology Research Institute, Dec. 19, 2003
[9]Y.T. Chen, “Embedded DSP Module generators for Communication System,” MS thesis, Dep. Elec. Eng., National Central University, Taiwan, June, 2001
[10]J.X. Teng, “Parameterized and Embedded DSP Datapath for Communication Systems,” MS thesis, Dep. Elec. Eng., National Central University, Taiwan, June, 2002
[11]J-J. van de Beek, M. Sandell, P.O.Borjesson, “ML Estimation of Time and Frequency Offset in OFDM systems,” IEEE Transactions on Signal Processing. Vol. 45, No.7, pp. 1800-1805, July 1997
[12]J. Terry and J. Heiskala, “OFDM Wireless LANs: A Theoretical and Practical Guide,” Sams Publishing, 2002
[13]K. Y. Cheng, “Multiplierless Multirate FIR Digital Filter / Decimator / Interpolator Module Generator,” MS thesis, Dept. of EE, National Central Univ., Taiwan, Jun. 2003.
[14]P. Paulin, C. Liem, M. Cornero, F. Nacaba, and G. Gossens, “Embedded software in real-time signal processing systems: Application and architecture trends,” Proc. of the IEEE, vol. 85, no. 3, pp. 419-435, Mar. 1997.
[15]W. H. Chen, “Module Generator of Embedded DSP Core for Communication Applications,” MS thesis, Dept. of EE, National Central Univ., Taiwan, Jun. 2003.
[16]Ya-Lan Tsao; Ming Hsuan Tan; Jun-Xian Teng; Shyh-Jye Jou; “Parameterized and low power DSP core for embedded systems” Circuits and Systems, 2003. ISCAS '03. Proceedings of the 2003 International Symposium on, vol.5, pp. 265 -268, May 2003.
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top