跳到主要內容

臺灣博碩士論文加值系統

(35.172.136.29) 您好!臺灣時間:2021/08/02 18:33
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

: 
twitterline
研究生:莊建鏵
研究生(外文):Chien-Hua Chuang
論文名稱:基於等候時間分配的達交率導向派工法則
論文名稱(外文):A Hit-Rate-Based Dispatching Method Based on Waiting Time Allocation Scheme
指導教授:許棟樑 
指導教授(外文):D. Daniel Sheu
學位類別:碩士
校院名稱:國立清華大學
系所名稱:工業工程與工程管理學系
學門:工程學門
學類:工業工程學類
論文種類:學術論文
畢業學年度:92
語文別:中文
論文頁數:106
中文關鍵詞:派工法則達交率等候時間分配
外文關鍵詞:Dispatching RulesTarget Hit RateWaiting Time Allocation Ratio
相關次數:
  • 被引用被引用:9
  • 點閱點閱:402
  • 評分評分:
  • 下載下載:114
  • 收藏至我的研究室書目清單書目收藏:3
半導體廠因其設備昂貴生產流程複雜,派工是否有效率對提高機台之使用效率、整體生產效率及機台使用率有相當程度的影響。派工法則雖然眾多,但其主要的目的有優化產量、週期時間、機台使用率、瓶頸機台使用率或最低成本考量,然而從企業整體的角度觀之,影響最終結果的主要因素有達交率、利潤、和顧客關係之考量。本研究以『達交率』的改善作研究,製造過程中有許多影響達交率的原因,但是最直接的原因是在工作站前等候加工的時間過長,因此希望藉由過去歷史的『等候時間分配』的方式,將加工批次達交前做有效率的將等候時間分配於各個工作站,使產品的生產週期時間更加穩定,以提昇達交率。
此外,派工法則的重要性是取決於客戶的需求,藉由處理產品在工作站前的等候時間,使等候時間可以合理的分配,準確的控制達交情況,以滿足客戶各種不同交期的挑戰;在研究過程中以eM-Plant 模擬軟體建立兩個模擬系統,一是MiniFab 半導體廠雛形系統(prototype system),一是ASU 公開的一般半導體工廠系統,用這兩個模擬系統與常用之派工方式比較其績效優劣。實驗結果顯示本研究之派工法則在達交率上均優於FIFO、GFIFO、CR、EDD 及時間加權過站值方法。
Because of the manufacturing process complexity in semiconductor manufacturing, dispatching has been an important factor to the overall fab productivity and equipment effectiveness. Although there are numerous dispatching methodologies, Most almost all of them are designed from the production perspective. A great majority of them are based on the optimization of production, cycle time, equipment utilization, bottleneck machines, etc. This study used target hit rate as the major performance good for dispatching with additional reference of production and cycle time per layer.
The process time and transport time for a lot are more or less predictable. It is time waiting time that not only contribute majority of time a lot spent in a fab but
also is the main target of influence by order releasing and dispatching method. This research proposed a waiting time allocation scheme to allocate available waiting time to each process based on historical data. The allocated waiting times for the lotsin the same process buffer are used for priority comparison as far as dispatching isconcerned.
Simulation tests using data from Minifab and Arizona State University indicated that the proposed WTA method is better than some commonly used dispatching rules such as First In First Out (FIFO)、Global First In First Out (GFIFO) 、EDD (Earliest Due Date) 、CR (Critical Ratio) and Weight Turn
Ratio(WTR) .
目錄
摘要 II
Abstract III
致謝詞 IV
目錄 V
圖目錄 VII
表目錄 I
第一章 緒論 1
1.1 研究動機與背景 1
1.2 研究目的 2
1.3 研究範圍與限制 2
第二章 文獻探討 3
2.1半導體製程簡介 3
2.2 各種投料、派工法則之探討 6
2.2.1投料法則探討 7
2.2.2派工法則探討 15
2.4 模型建構與模擬 18
2.4.1 模擬的定義 18
2.4.2 模擬的角色 18
2.5 eM-Plant模擬軟體簡介 19
2.6 Duncan多重全距檢定手法 20
2.7 綜合分析與討論 21
第三章 研究方法與理論分析 23
3.1 研究方法與進行步驟 23
3.2 名詞及符號定義 24
3.3 本派工法則之物理意義 28
3.4 派工法則說明 30
3.4.1非成批作業 30
3.4.2成批作業 34
第四章 實例驗證 36
4.1目的 36
4.2模式建構基本環境說明 36
4.3.1 產品組合 37
4.3.2 決定預熱時間 39
4.3.3 工作站歷史資料 39
4.3.4 實驗因子選擇 39
4.3.5 批次交期設定 40
4.4 模擬實驗及分析(一) 40
4.4.1隨機性及常態性檢定 43
4.4.2 Duncan檢定 44
4.5模擬實驗及分析(二) 46
4.5.1模式建構基本環境說明 46
4.5.2 ASU製程資料 47
4.5.3 統計資料分析 48
第五章 結論及未來研究方向 51
5.1 結論 51
5.2 未來研究方向 52
參考文獻 53
附錄A:模擬實驗製程加工資訊 56
附錄B:Mini Fab相關資料 59
附錄C:ASU相關資料 75
[1] Bechte, W., “ theory and Practice of Load-Oriented Manufacturing Control”,International journal of Production Research. Vol. 26,pp. 375- 395, 1998
[2] Blackstone, J. H., D.T., Phillips, and G. L., Hogg, “A state-of-The Art Survey of Dispatching Rules for Manufacturing Job Shop Operations”, International
Journal of Production Research, Vol.20, pp. 27- 45, 1982
[3] Chang, Sueyoshi Y.T., and R.S., Sullivan, “Ranking Dispatching Rules by Data Envelopment Analysis in a Job Shop Environment”, IIE Transactions, Vol.28, pp.631-642,1996.
[4] Conway, R.W., “Priority Dispatching and Work-in-process Inventory in A Job Shop,” Journal of Industrial Engineering, Vol. 16, pp. 228-236,1965
[5] Montgomery, Douglas C., ”Design and Analysis of experiments”, 4thd,1991
[6] Glassey, C.R., and M.G.C., Resende, “Closed-loop Job Shop Release Control for VLSI Circuit Manufacturing”, IEEE Transaction on Semiconductor Manufacturing, Vol.1, No.1, pp. 26- 46, 1988
[7] Glassey, C.R., and M.G.C., Resendei, “A scheduling Rule For Job Release in Semiconductor Fabrication”, Operation Research Letters, Vol.7 No.5i 213- 217, 1988.
[8] Kim, Y.D., J.U., Kim, S.K., Lim, and H.B., Jum, “Due-Date Based Scheduling and Control Policies in a Multiproduct Semiconductor Wafer Fabrication
Facility”,IEEE Transactions on Semiconductor Manufacturing, Vol.11, No.1,
pp.155-164(1998).
[9] Lou ,S., and P.W., Kager, “A Robust Production Control Policy for VLSI Wafer Fabrication”, IEEE Transactions on Semiconductor Manufacturing, Vol.2, No.4, pp 159-164,1989
[10] Monden, Y., and D.W., Pentico, Heuristic Scheduling Systems, Wiley, New York, 1993
[11] Pieerbal H., and N., Mebarki, “Dynamic Selection of Dispatching Rules for manufacturing System Scheduling”, International Journal of Production Research, Vol.35, No.6, pp. 1575- 1591, 1997.
[12] Schragemheim, E., and B., Ronen, “Drum-Buffer-Rope Shop Floor Control”,Production and Inventory Management Journal, Third Quarter, pp.18- 22, 1990
[13] Schragenheim E., and B., Ronen, “Buffer Management :A Diagnostic Tool for Production Control”, Production and Inventory Management Journal, Third Quarter, pp.74- 79, 1990
[14] Spearman, M. L., L.Woodruff, Dabid, and J. Hopp, Wallace, “CONWIP:A Pull
Alternative to Kanban”, International journal of Production Research, Vol.28,No. 5, pp879- 894, 1990
[15] Steven, A. M. and L. C., Philip, Production Activity Control, Richard D. Irwin,Inc, 1987
[16] Wien, L. M., “Scheduling Semiconductor Wafer Fabrication”, IEEE Transaction on Semiconductor Manufacturing, Vol. 1, pp.115- 130, 1988
[17] Yan, H. S. Lou, S., Sethi, A., Gardel, and P., Deosthali, “Testing the Robustnesss of Various Production Control Policies in Semiconductor Manufacturing”, IEEE
Transactions on Semiconductor Manufacturing, Vol.9, No. 2, pp.285- 289, 1996
[18] 大野耐一,“豐田生產方式與現場管理”,日本能率協會,中華企業管理發展中心,民國70 年
[19] 林則孟,“系統模擬理論與應用”,滄海書局,1999
[20] 吳振寧,指導教授:許棟樑,“台灣半導體廠設備管理指標模型建立與評比”,國立清華大學工業工程與管理學系論文,1999
[21] 黃宏文,指導教授:鍾淑馨,“晶圓製造廠生產活動控制策略之構建”,國立交通大學工業工程與管理學系論文,1995
[22] 游淑晴,指導教授:許棟樑,“黃光機台群組限制下之生產活動控制策略”,國立清華大學工業工程與管理學系論文,2003
[23] 莊達人編著,“ VLSI 製造技術”,高立圖書有限公司,1997
[24] 羅仕宗,指導教授:許棟樑,“時間加權的及時派工法則”,國立清華大學工業工程與管理學系論文,2001
[25] 鐘淑馨,周煜智,溫伊蓁,“生產活動控制之探討與文獻回顧”,管理與系統,第七卷 第四期 459-484 頁,2000
[26] http://www.eas.asu.edu/~aar
[27] http://www.eas.asu.edu/~masmlab/ftp.htm
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
1. 19. 江逸之,2003, “縮短設計時間—智原科技為IC設計業供應軍火” , 遠見雜誌, pp, 133-138, January.
2. 18. 江逸之 ,2003, “光儲存晶片先驅—聯發科將智慧資本當手中王牌” , 遠見雜誌, pp, 112-118, January.
3. 16. 林益生,2002,. “台灣IC設計服務發展現況與趨勢” , 零組件雜誌, pp, 49-52, October.
4. 15. 郭秋鈴,2002, “2002下半年經濟趨勢走緩壓抑IC設計業成長力道” , 新電子科技雜誌, pp. 153-156, October.
5. 14. 賴彥儒,2002, “前後任股王的專利訴訟”, 新電子科技雜誌, pp. 89-96, August.
6. 13. 陳瑩欣,黃俊義, “2002, IC設計的分工與服務” , 零組件雜誌, pp, 26-63, June.
7. 11. 賴彥儒 ,2002, “SIP在SOC的角色以及台灣發展現況” , 新電子科技雜誌, pp. 65-73, May.
8. 10. 賴彥儒, “2002,聯發科技—不景氣中股王獨領風騷” , 能力雜誌, pp, 36-43, January.
9. 9. 郭秋鈴 , 王興毅, “2002, 2001年半導體產業回顧及展望” , 新電子科技雜誌, pp. 198-206, January.
10. 8. 郭秋鈴,2001, “SOC設計趨勢加速產業成形” , 新電子科技雜誌, pp. 65-67, October.
11. 7. 胡永昌,2001, “SOC發展趨勢探索—由矽統自建晶圓廠談起” , 新電子科技雜誌, pp. 179-184, June.
12. 6. 郭秋鈴,2001, “台灣IC設計產業發展觀察”, 新電子科技雜誌, pp, 60-68, March.
13. 5. 郭秋鈴,2001, “2000年IC設計產業回顧與展望” , 零組件雜誌, pp. 66-70, January.
14. 4. 郭秋鈴,2000, “台灣IC設計業者發展動向” , 新電子科技雜誌, pp. E48-E54, October