跳到主要內容

臺灣博碩士論文加值系統

(44.222.218.145) 您好!臺灣時間:2024/03/04 00:25
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

: 
twitterline
研究生:薛逸聖
研究生(外文):Yi-Sheng Shiue
論文名稱:鎖相迴路之時脈誤差量測電路設計
論文名稱(外文):An On-chip Jitter Measurement Circuit for PLL
指導教授:張慶元張慶元引用關係
指導教授(外文):Tsin-Yuan Chang
學位類別:碩士
校院名稱:國立清華大學
系所名稱:電機工程學系
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2006
畢業學年度:94
語文別:英文
論文頁數:42
中文關鍵詞:鎖相迴路量測電路
外文關鍵詞:PLLmeasurement circuit
相關次數:
  • 被引用被引用:0
  • 點閱點閱:267
  • 評分評分:
  • 下載下載:61
  • 收藏至我的研究室書目清單書目收藏:0
在今日的積體電路中,鎖相迴路是很廣泛的應用的設計元件。因其具有將時脈倍乘之功能,使其常常被放在通訊系統或微處理器上做時脈輸入的電路。但就如同多數電子元件一般,鎖相迴路亦會受到溫度變化,電壓不穩及其他雜訊之干擾,造成其輸出訊號產生時間上的偏移,產生時脈誤差.
傳統上的時脈誤差量測方法是使用外接之自動測試儀器對其做分析,只是自動測試儀器會對待測電路產生很大的負載,也會強迫晶片在設計時須多加額外之腳位供儀器做測試.。因此,近期很多直接設計於待測電路上的內建式自我測試電路被提出,包括時間-電壓轉換器、游標延遲線法、對偶斜率法等方法。可這些方法都需要一個沒有雜訊的理想訊號源作為比較對象,此訊號源是不易達成的。因此我們在此提出一個鎖相迴路的內建式自我測試電路,可解決需要理想訊號源的問題,又能達到很高的量測速度。
此量測過程分為三個部份: 單一週期取樣、粗調過程及微調過程等三個步驟來精確的量測雜訊的最大與最小值。粗調與細調的量測結果由兩個計數器所記錄著,此量測結果便可由計數器們的值而計算出。
校正過程:利用兩游標延遲線的時間差來計算兩次相位同步所需的震盪次數與所需時間,由這兩個值來得到電路實際製造後的時間延遲特性。
模擬與比較:此量測電路的可測頻率範圍為1.12GHz到2.2GHz,粗調時間為62.1ps,微調為7.98ps。使用HSPICE於COMS 0.18u,額定電壓為1.8V的製程下之模擬結果值,電路的解析度為7.98ps,最大誤差小於4ps,而量測時間為[11]的四分之一。
In this thesis, an on-chip circuit is proposed to measure the peak-to-peak values of worst-case period jitter in phase-locked loops (PLLs) and contains coarse-tune and fine-tune processes. The Coarse-tune process delays the previous rising edge about one clock period to compare with the next adjacent one. The fine-tune process increases or decreases a small timing difference between these adjacent edges to track the peak or valley values of jitter. The proposed circuit solves the problem that a jitter-free reference clock is required to measure the jitter.
The circuit is simulated by HSPICE with a 1.8V 0.18um CMOS process. The proposed circuit can operate at the range of 1.12GHz to 2.2GHz with resolution of 7.98ps and measurement error less than 4ps. Compared with other methods, the proposed circuit’s measuring speed is much faster (5 folds) with about 12.4% area overhead.
Contents
Chapter 1 Introduction……………………………………1
1.1 Jitter Definitions…………………………………….….3
1.2 Organization…………………………………………….4
Chapter 2 Previous works……………………….………5
2.1 Time -to-Digital/Time-to-Voltage Converter………….5
2.2 Ramp and ADC method………………………………..8
2.3 Vernier Delay Line method…………………………….9
2.4 Self-Refereed method……………………………...…..11
Chapter 3 The Proposed Measurement Circuit...…14
3.1 Basic Concept……………………………………...…..15
3.2 Proposed Circuit………………………………………16
3.2.1 One-Period Sampler…………………………………19
3.2.2 Coarse-Tune Process…………………………...……20
3.2.3 Fine-Tune Process…………………………….……..26
3.2.4 Phase Detector…………………………..…………..28
3.3 Calibration scheme…………………………………..…30
Chapter 4 Simulation and Comparison………….….33
4.1 peak jitter measurement…………………………..….33
4.2 valley jitter measurement………..……………………36
4.3 Simulation result………………………………………37
4.4 Comparison…………………………………...……….39
Chapter 5 Conclusion……………………………………40
Bibliography………………………………………….……41
[1] K. A. Jenkins, J. P. Exckhardt, “Measuring Jitter and Phase Error in Microprocessor Phase-Locked Loops”, IEEE Design & Test of Computers, April-June 2000, vol. 17, pp 86-93.
[2] T. J. Yamaguchi, M. Soma, D. Halter, R. Raina, J. Nissen, and M. Ishida, “A method for Measuring the Cycle-to-cycle Period jitter of High-Frequency Clock Signals”, in Proc. of 19th IEEE VLSI Test Symp., April, 2001, pp. 102-110.
[3] P. Chen, S. I. Liu, “A cyclic CMOS time-to-digital converter with deep sub-nanosecond resolution”, in Proc. of IEEE Custom IC Conf., 1999, pp. 605-608.
[4] T Xia, J. C. Lo, “Time-to-Voltage Converter for On-Chip Jitter Measurement”, IEEE transaction on instrumentation and measurement, Dec. 2003, Vol.52 pp. 1738-1748.
[5] C. F. Li, s. S. Yang, T. Y. Chang, “On- chip Accumulated Jitter Measurement for Phased-Locked Loops,” Proc. Of Asia Pacific Design Automation Conf. , IEEE, Jan. 2005, pp. 1184-1187.
[6] S. Sunter, A. Roy, “BIST for phase-locked-loops in digital applications,” in Proc. IEEE Int. Test Conf., 1999, pp. 532-540.
[7] A. H. Chan, G. W. Roberts, “A Jitter Characterization System Using a Component-Invariant Vernier Delay Line”, IEEE trans. on VLSI systems, vol. 12, No.1 , Jan. 2004. pp. 79-95.
[8] C. C. Tsai, C. L. Lee, ”An on-Chip Jitter Measurement Circuit for the PLL”, Proc. of IEEE Asian Test Symp., Nov. 2003, pp. 332-335.
[9] K. H. Cheng, S. Y. Jiang, and Z. S. Chen, ”BIST for Clock Jitter Measurements”, Proc. of IEEE Int’l Symp. on Circuit and System, ISCAS, May, 2003, pp. 577-580.
[10] T. Xia, H. Zheng, J. Li and A. Ginawi, “Self-Refereed on-chip Jitter Measurement Circuit Using Vernier Oscillators”, Proc. Of the IEEE Computer Society Annual Symp. on VLSI, May, 2005, pp. 281-223.
[11] C. Y. Chou, T. Y. Chang, “On-chip Jitter “Measurement Circuits for Phase-Locked Loops “, MS thesis, Dept. of Electrical Engineering, National Tsing Hua Univ., 2005.
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關論文
 
1. 朱全斌,1998,〈由年齡、族群等變項看台灣民眾的國家及文化認同〉,《新聞學研究》,第56集,1998年1月。
2. 邱坤玄,1992,〈後冷戰時期東北亞國際政治結構〉,《政治學報》,第20期:33~35。
3. 吳大平,1997,〈從國際戰略層面看美日安保防衛合作新指導方針與兩岸關係〉, 《東亞季刊》,第28卷第4期:40。
4. 吳玉山,2002,〈仍是現實主義的傳統:九一一與布希主義〉,《政治科學論叢》,第17期。
5. 李丁讚,陳兆勇,1998,〈衛星電視與國族想像:以衛視中文台的日劇為觀察對象〉,《新聞學研究》,第56集,1998年1月。
6. 何思慎,2002,〈「中國威脅論」與新世紀中日關係初探〉,《中國事務》,第7期。
7. 金榮勇,1997,〈日本「橋本主義」下的東亞情勢與互動〉,《問題與研究》,第36卷,第9期:6。
8. 林正義,2005,〈美日台虛擬安保合作〉,《交流》,第80期。
9. 陳建勳,2000,〈陳水扁的對日外交該怎麼搞?抓住美中台日權力位移的契機,跳脫單一模式,揮灑多角經營〉,《新新聞》,第684期。
10. 張啟雄,1993,〈釣魚臺列嶼的主權歸屬問題—日本領有主張的國際法驗證〉,《中央研究院近代史研究所集刊》,第22期下。
11. 張隆義,1986,〈安保體制下的美日防衛合作關係〉,《問題與研究》,第25卷,第4期:44。
12. 張隆義,1993,〈後冷戰時期的日美關係〉,《問題與研究》,第32卷第7期:11~12。
13. 張隆義,1999,〈以安保觀點看冷戰後日本對中共的政策〉,《問題與研究》,第38卷第1期:7。
14. 鈕先鍾,1991,〈蘇聯變局後的美國戰略〉,《美國月刊》,第6卷第12期:5-6。
15. 楊志恆,2003,〈台日關係的挑戰與展望〉,《交流》,第68期。