跳到主要內容

臺灣博碩士論文加值系統

(44.201.94.236) 您好!臺灣時間:2023/03/24 10:53
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:林金龍
研究生(外文):Chin-LungLin
論文名稱:應用於多標準/多模態可重組式共存系統之低功率高效能鎖相迴路
論文名稱(外文):The Low Power High Performance Phase-Locked Loop for the Multi-Standard/Multi-Mode Re configurable Co existence System
指導教授:黃尊禧
指導教授(外文):Tzuen-Hsi Huang
學位類別:碩士
校院名稱:國立成功大學
系所名稱:電機工程學系碩博士班
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:2011
畢業學年度:99
語文別:中文
論文頁數:75
中文關鍵詞:鎖相迴路低功率四相位真實單相時脈電流模式邏輯
外文關鍵詞:PLLlow powerquadratureTSPCCML
相關次數:
  • 被引用被引用:3
  • 點閱點閱:148
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0
摘要 I
Abstract III
誌謝 V
目錄 VII
表目錄 IX
圖目錄 X
第一章 緒論 1
1.1研究背景與動機 1
1.2論文架構 2
第二章 新式真實單相時脈四相位除三電路 3
2.1壓控振盪器的設計 3
2.1.1 環形振盪器 3
2.1.2 LC壓控振盪器 4
2.2電流模式邏輯除二電路 10
2.3新式真實單相時脈四相位除三電路 12
2.4電路模擬結果 17
2.4.1互補式LC壓控振盪器模擬結果 17
2.4.2 整體電路模擬結果 20
2.5 電路量測結果 22
2.5.1量測結果 22
第三章 鎖相迴路設計 29
3.1架構簡介 29
3.1.1頻率合成器整體架構 29
3.1.2 PLL架構 30
3.2 變壓器耦合互補式四相位壓控振盪器 31
3.3 相位頻率偵測器(Phase Frequency Detector, PFD) 37
3.4 充電幫浦(Charge Pump, CP) 43
3.5 低通迴路濾波器(Low Pass Filter, LPF) 50
3.6 除頻器(Divider) 60
3.7 PLL電路模擬結果 63
第四章 結論與未來規劃 71
4.1結論 71
4.2未來規劃 72
參考文獻 73
連結至畢業學校之論文網頁點我開啟連結
註: 此連結為研究生畢業學校所提供,不一定有電子全文可供下載,若連結有誤,請點選上方之〝勘誤回報〞功能,我們會盡快修正,謝謝!
QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關期刊