跳到主要內容

臺灣博碩士論文加值系統

(44.200.86.95) 您好!臺灣時間:2024/05/28 08:56
字體大小: 字級放大   字級縮小   預設字形  
回查詢結果 :::

詳目顯示

我願授權國圖
: 
twitterline
研究生:許聰池
研究生(外文):Xu, Cong-Chi
論文名稱:支援程式語言及作業系統之硬體結構
論文名稱(外文):Hardware support for programming languages and operating system
指導教授:孔令洋
指導教授(外文):Kong, Ling-Yang
學位類別:碩士
校院名稱:國立成功大學
系所名稱:資訊工程研究所
學門:工程學門
學類:電資工程學類
論文種類:學術論文
論文出版年:1990
畢業學年度:78
語文別:中文
論文頁數:47
中文關鍵詞:程式語言作業系統硬體結構平行處理向量存取問題閘延遲資訊電腦科學
外文關鍵詞:INFORAMTIONCOMPUTER-SCIENCE
相關次數:
  • 被引用被引用:0
  • 點閱點閱:87
  • 評分評分:
  • 下載下載:0
  • 收藏至我的研究室書目清單書目收藏:0

在平行處理中有一吾人熟知,但尚未有好的解決方法的問題是:如何儲存陣列到記憶
模組中並確保任意存取時皆無記憶體衝突現象發生。本文獨以邏輯觀點描述無衝突之
向量存取問題,以提供一種簡單直接且更有彈性的解決方案。我們已經將無衝突向量
存取問題轉移到真值表的設定和硬體元素的選擇。同時借著邏輯簡化方法,它容許更
有彈性的應用And-Or或其他種類的線路。
目前大部份系統往往有一個要不得的語意差異,即反應在計算機結構之物體與操作無
法緊密反應在程式語言所提供之物體與操作。本文提出一種陣列存取的位址產生單元
,其主要的研究效益乃在於縮短計算機結構與陣列觀念中之語意差異。陣列硬體位址
產生單元的設計代表著我們將軟體位址計算工作轉到快速的硬體單元的一種垂直移轉
技術。
本文描述一種硬體機構,它提供一些基本操作給優先佇列,以支援優先佇列。能達到
此目的之基本機構是一個快速全平行內含相關記憶體,一個快速優先佇列記憶體,和
一個好的多反應解決器。優先佇列之硬體機構的設計亦表示轉移軟體工作到機器的硬
體階層。本文所設計之機構堪稱首度能完全達到優先佇列之所有基本操作的硬體機構

本文最後證明Fetch&or和Fetch&and 之最短延遲是一個閘延遲,而Fetch&xor 和Fetc
h&add 之最短延遲是二個閘延遲。從理論的觀點而言,此是最好的答案,但是當費用
為重要考慮時,可能因為種種限制而無法實際化時,可用group carry lookahead 技
術以避免線路太過於複雜。

QRCODE
 
 
 
 
 
                                                                                                                                                                                                                                                                                                                                                                                                               
第一頁 上一頁 下一頁 最後一頁 top
無相關期刊